• VDD=VDDQ=1,5 V (1,48 V bis 1,57 V)
• VDDSPD=3,0 V bis 3,6 V
• Betrieb mit vollständig differenziellen Takteingängen (CK, CK).
• Differentieller Daten-Strobe (DQS, DQS)
• On-Chip-DLL richtet DQ-, DQS- und DQS-Übergänge mit CK-Übergängen aus
• DM maskiert das Einschreiben von Daten sowohl an den ansteigenden als auch an den abfallenden Flanken des Daten-Strobes
• Alle Adressen und Steuereingänge außer Daten, Daten-Strobes und Datenmasken werden an den ansteigenden Flanken des Takts zwischengespeichert
• Programmierbare CAS-Latenz 5, 6, 7, 8, 9, 10, 11, 13 unterstützt
• Programmierbare additive Latenz 0, CL-1 und CL-2 werden unterstützt
• Programmierbare CAS-Schreiblatenz (CWL) = 5, 6, 7, 8, 9
• Programmierbare Burst-Länge 4/8 mit Nibble-Sequential- und Interleave-Modus
• BL-Schalter im laufenden Betrieb
• Durchschnittlicher Aktualisierungszyklus - 7,8 μs bei 0℃~ 85℃
• JEDEC-Standard 78ball FBGA(x8)
• Treiberstärkeauswahl durch EMRS
• Dynamischer On-Die-Terminierung wird unterstützt
• Asynchroner RESET-Pin wird unterstützt. • ZQ-Kalibrierung wird unterstützt
• TDQS (Termination Data Strobe) wird unterstützt (nur x8)
• Schreiblevelisierung wird unterstützt
• 8-Bit-Vorabruf
• Dieses Produkt entspricht der RoHS- Richtlinie
• JEDEC-konform
• Erweiterter Speicherchip
• Niederspannung
• Kompatibilität von allen großen Motherboard-Herstellern zertifiziert.
• Zuverlässig, stabil, weitgehend kompatibel